ImageVerifierCode 换一换
格式:PDF , 页数:94 ,大小:3.44MB ,
资源ID:2183725      下载积分:1 文币
快捷下载
登录下载
邮箱/手机:
温馨提示:
快捷下载时,用户名和密码都是您填写的邮箱或者手机号,方便查询和重复下载(系统自动生成)。 如填写123,账号就是123,密码也是123。
特别说明:
请自助下载,系统不会自动发送文件的哦; 如果您已付费,想二次下载,请登录后访问:我的下载记录
支付方式: 支付宝    微信支付   
验证码:   换一换

加入VIP,免费下载
 

温馨提示:由于个人手机设置不同,如果发现不能下载,请复制以下地址【https://www.wenkunet.com/d-2183725.html】到电脑端继续下载(重复下载不扣费)。

已注册用户请登录:
账号:
密码:
验证码:   换一换
  忘记密码?
三方登录: 微信登录   QQ登录   微博登录 

下载须知

1: 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。
2: 试题试卷类文档,如果标题没有明确说明有答案则都视为没有答案,请知晓。
3: 文件的所有权益归上传用户所有。
4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
5. 本站仅提供交流平台,并不能对任何下载内容负责。
6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

版权提示 | 免责声明

本文(Unity虚拟现实开发实战.html.pdf)为本站会员(始于喜欢终于深爱)主动上传,文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对上载内容本身不做任何修改或编辑。 若此文所含内容侵犯了您的版权或隐私,请立即通知文库网(发送邮件至13560552955@163.com或直接QQ联系客服),我们立即给予删除!

Unity虚拟现实开发实战.html.pdf

1、? ? yf- f4- 06- cjy 第一章 概述 第一节 硬件开发过程简介 1.1.1 硬件开发的基本过程 产品硬件项目的开发,首先是要明确硬件总体需求情况,如 CPU 处理能力、 存储容量及速度,I/O 端口的分配、接口要求、电平要求、特殊电路(厚膜等) 要求等等。其次,根据需求分析制定硬件总体方案,寻求关键器件及电咱的技术 资料、技术途径、技术支持,要比较充分地考虑技术可能性、可靠性以及成本控 制,并对开发调试工具提出明确的要求。关键器件索取样品。第三、总体方案确 定后,作硬件和单板软件的详细设计,包括绘制硬件原理图、单板软件功能框图 及编码、PCB 布线,同时完成开发物料清单、新器件

2、编码申请、物料申领。第 四,领回 PCB 板及物料后由焊工焊好 12 块单板,作单板调试,对原理设计中 的各功能进行调测,必要时修改原理图并作记录。第五,软硬件系统联调,一般 的单板需硬件人员、单板软件人员的配合,特殊的单板(如主机板)需比较大型 软件的开发,参与联调的软件人员更多。一般地,经过单板调试后在原理及 PCB 布线方面有些调整,需第二次投板。第六,内部验收及转中试,硬件项目完成开 发过程。 1.1.2 硬件开发的规范化 上节硬件开发的基本过程应遵循硬件开发流程规范文件执行,不仅如此,硬 件开发涉及到技术的应用、器件的选择等,必须遵照相应的规范化措施才能达到 质量保障的要求。这主要表

3、现在,技术的采用要经过总体组的评审,器件和厂家 的选择要参照物料认证部的相关文件,开发过程完成相应的规定文档,另外,常 用的硬件电路(如 ID.WDT)要采用通用的标准设计。 第二节 硬件工程师职责与基本技能 1.2.1 硬件工程师职责 一个技术领先、运行可靠的硬件平台是公司产品质量的基础,硬件工程师职 责神圣,责任重大。 yf- f4- 06- cjy 1、硬件工程师应勇于尝试新的先进技术之应用,在产品硬件设计中大胆创 新。 2、坚持采用开放式的硬件架构,把握硬件技术的主流和未来发展,在设计 中考虑将来的技术升级。 3、充分利用公司现有的成熟技术,保持产品技术上的继承性。 4、在设计中考虑成

4、本,控制产品的性能价格比达至最优。 5、技术开放,资源共享,促进公司整体的技术提升。 1.2.1 硬件工程师基本素质与技术 硬件工程师应掌握如下基本技能: 第一、由需求分析至总体方案、详细设计的设计创造能力; 第二、熟练运用设计工具,设计原理图、EPLD、FPGA 调试程序的能力; 第三、运用仿真设备、示波器、逻辑分析仪调测硬件的能力; 第四、掌握常用的标准电路的设计能力,如 ID 电路、WDT 电路、型滤波 电路、高速信号传输线的匹配电路等; 第五、故障定位、解决问题的能力; 第六、文档的写作技能; 第七、接触供应商、保守公司机密的技能。 第二章 硬件开发规范化管理 第一节 硬件开发流程 3

5、.1.1 硬件开发流程文件介绍 在公司的规范化管理中,硬件开发的规范化是一项重要内容。硬件开发规范 化管理是在公司的硬件开发流程及相关的硬件开发文档规范 、 PCB 投 板流程等文件中规划的。硬件开发流程是指导硬件工程师按规范化方式进行开 发的准则,规范了硬件开发的全过程。硬件开发流程制定的目的是规范硬件开发 过程控制,硬件开发质量,确保硬件开发能按预定目的完成。 公司硬件开发流程的文件编号为 4/QM- RSD009,生效时间为 1997 年月 21 日。 yf- f4- 06- cjy 硬件开发流程不但规范化了硬件开发的全过程,同时也从总体上,规定了硬 件开发所应完成的任务。做为一名硬件工

6、程师深刻领会硬件开发流程中各项内 容,在日常工作中自觉按流程办事,是非常重要的,否则若大一个公司就会走向 混乱。所有硬件工程师应把学流程、按流程办事、发展完善流程、监督流程的执 行作为自己的一项职责,为公司的管理规范化做出的贡献。 3.2.2 硬件开发流程详解 硬件开发流程对硬件开发的全过程进行了科学分解,规范了硬件开发的五大 任务。 ? 硬件需求分析 ? 硬件系统设计 ? 硬件开发及过程控制 ? 系统联调 ? 文档归档及验收申请。 硬件开发真正起始应在立项后,即接到立项任务书后,但在实际工作中,许 多项目在立项前已做了大量硬件设计工作。立项完成后,项目组就已有了产品规 格说明书,系统需求说明

7、书及项目总体方案书,这些文件都已进行过评审。项目 组接到任务后,首先要做的硬件开发工作就是要进行硬件需求分析,撰写硬件需 求规格说明书。硬件需求分析在整个产品开发过程中是非常重要的一环,硬件工 程师更应对这一项内容加以重视。 一项产品的性能往往是由软件和硬件共同完成的,哪些是由硬件完成,哪些 是由软件完成,项目组必须在需求时加以细致考虑。硬件需求分析还可以明确硬 件开发任务。并从总体上论证现在的硬件水平,包括公司的硬件技术水平是否能 满足需求。硬件需求分析主要有下列内容。 ? 系统工程组网及使用说明 ? 基本配置及其互连方法 ? 运行环境 ? 硬件整体系统的基本功能和主要性能指标 ? 硬件分系

8、统的基本功能和主要功能指标 ? 功能模块的划分 ? 关键技术的攻关 ? 外购硬件的名称型号、生产单位、主要技术指标 ? 主要仪器设备 ? 内部合作,对外合作,国内外同类产品硬件技术介绍 yf- f4- 06- cjy ? 可靠性、稳定性、电磁兼容讨论 ? 电源、工艺结构设计 ? 硬件测试方案 从上可见,硬件开发总体方案,把整个系统进一步具体化。硬件开发总体设 计是最重要的环节之一。总体设计不好,可能出现致命的问题,造成的损失有许 多是无法挽回的。另外,总体方案设计对各个单板的任务以及相关的关系进一步 明确,单板的设计要以总体设计方案为依据。而产品的好坏特别是系统的设计合 理性、科学性、可靠性、

9、稳定性与总体设计关系密切。 硬件需求分析和硬件总体设计完成后,总体办和管理办要对其进行评审。一 个好的产品,特别是大型复杂产品,总体方案进行反复论证是不可缺少的。只有 经过多次反复论证的方案,才可能成为好方案。 进行完硬件需求分析后,撰写的硬件需求分析书,不但给出项目硬件开发总 的任务框架,也引导项目组对开发任务有更深入的和具体的分析,更好地来制定 开发计划。 硬件需求分析完成后,项目组即可进行硬件总体设计,并撰写硬件总体方案 书。 硬件总体设计的主要任务就是从总体上进一步划分各单板的功能以及硬件的 总体结构描述,规定各单板间的接口及有关的技术指标。硬件总体设计主要有下 列内容: ? 系统功能

10、及功能指标 ? 系统总体结构图及功能划分 ? 单板命名 ? 系统逻辑框图 ? 组成系统各功能块的逻辑框图,电路结构图及单板组成 ? 单板逻辑框图和电路结构图 ? 关键技术讨论 ? 关键器件 总体审查包括两部分,一是对有关文档的格式,内容的科学性,描述的准确 性以及详简情况进行审查。 再就是对总体设计中技术合理性、 可行性等进行审查。 如果评审不能通过,项目组必须对自己的方案重新进行修订。 硬件总体设计方案通过后,即可着手关键器件的申购,主要工作由项目组来 完成,计划处总体办进行把关。关键元器件往往是一个项目能否顺利实施的重要 目标。 关键器件落实后,即要进行结构电源设计、单板总体设计。结构电源

11、设计由 结构室、MBC 等单位协作完成,项目组必须准确地把自己的需求写成任务书, yf- f4- 06- cjy 经批准后送达相关单位。 单板总体设计需要项目与 CAD 配合完成。单板总体设计过程中,对电路板 的布局、走线的速率、线间干扰以及 EMI 等的设计应与 CAD 室合作。CAD 室 可利用相应分析软件进行辅助分析。单板总体设计完成后,出单板总体设计方案 书。总体设计主要包括下列内容: ? 单板在整机中的的位置:单板功能描述 ? 单板尺寸 ? 单板逻辑图及各功能模块说明 ? 单板软件功能描述 ? 单板软件功能模块划分 ? 接口定义及与相关板的关系 ? 重要性能指标、功耗及采用标准 ?

12、开发用仪器仪表等 每个单板都要有总体设计方案,且要经过总体办和管理办的联系评审。否则 要重新设计。只有单板总体方案通过后,才可以进行单板详细设计。 单板详细设计包括两大部分: ? 单板软件详细设计 ? 单板硬件详细设计 单板软、 硬件详细设计, 要遵守公司的硬件设计技术规范, 必须对物料选用, 以及成本控制等上加以注意。本书其他章节的大部分内容都是与该部分有关的, 希望大家在工作中不断应用,不断充实和修正,使本书内容更加丰富和实用。 。 不同的单板,硬件详细设计差别很大。但应包括下列部分: 单板整体功能的准确描述和模块的精心划分。 接口的详细设计。 关键元器件的功能描述及评审,元器件的选择。

13、符合规范的原理图及 PCB 图。 对 PCB 板的测试及调试计划。 单板详细设计要撰写单板详细设计报告。 详细设计报告必须经过审核通过。单板软件的详细设计报告由管理办组织审 查,而单板硬件的详细设计报告,则要由总体办、管理办、CAD 室联合进行审 查,如果审查通过,方可进行 PCB 板设计,如果通不过,则返回硬件需求分析 处,重新进行整个过程。这样做的目的在于让项目组重新审查一下,某个单板详 细设计通不过,是否会引起项目整体设计的改动。 yf- f4- 06- cjy 如单板详细设计报告通过,项目组一边要与计划处配合准备单板物料申购, 一方面进行 PCB 板设计。PCB 板设计需要项目组与 C

14、AD 室配合进行,PCB 原 理图是由项目组完成的,而 PCB 画板和投板的管理工作都由 CAD 室完成。PCB 投板有专门的 PCB 样板流程。 PCB 板设计完成后, 就要进行单板硬件过程调试, 调试过程中要注意多记录、总结,勤于整理,写出单板硬件过程调试文档。当单 板调试完成,项目组要把单板放到相应环境进行单板硬件测试,并撰写硬件测试 文档。如果 PCB 测试不通过,要重新投板,则要由项目组、管理办、总体办、 CAD 室联合决定。 在结构电源,单板软硬件都已完成开发后,就可以进行联调,撰写系统联调 报告。联调是整机性能提高,稳定的重要环节,认真周到的联调可以发现各单板 以及整体设计的不足

15、,也是验证设计目的是否达到的唯一方法。因此,联调必须 预先撰写联调计划,并对整个联调过程进行详细记录。只有对各种可能的环节验 证到才能保证机器走向市场后工作的可靠性和稳定性。联调后,必须经总体办和 管理办,对联调结果进行评审,看是不是符合设计要求。如果不符合设计要求将 要返回去进行优化设计。 如果联调通过, 项目要进行文件归档, 把应该归档的文件准备好, 经总体办、 管理办评审,如果通过,才可进行验收。 总之,硬件开发流程是硬件工程师规范日常开发工作的重要依据,全体硬件 工程师必须认真学习。 第二节 硬件开发文档规范 2.2.1 硬件开发文档规范文件介绍硬件开发文档规范文件介绍 为规范硬件开发

16、过程中文档的编写, 明确文档的格式和内容, 规定硬件开发过程中所需 文档清单,与硬件开发流程对应制定了硬件开发文档编制规范 。开发人员在写文档 时往往会漏掉一些该写的内容,编制规范在开发人员写文档时也有一定的提示作用。 硬件 开发文档编制规范适用于中央研究部立项项目硬件系统的开发阶段及测试阶段的文档编 制。规范中共列出以下文档的规范: ? 硬件需求说明书 ? 硬件总体设计报告 ? 单板总体设计方案 ? 单板硬件详细设计 ? 单板软件详细设计 ? 单板硬件过程调试文档 ? 单板软件过程调试文档 ? 单板系统联调报告 ? 单板硬件测试文档 ? 单板软件归档详细文档 ? 单板软件归档详细文档 yf-

17、 f4- 06- cjy ? 硬件总体方案归档详细文档 ? 硬件单板总体方案归档详细文档 ? 硬件信息库 这些规范的具体内容可在 HUAWEI 服务器中的“中研部 ISO9000 资料库”中找到,对 应每个文档规范都有相应的模板可供开发人员在写文档时“填空”使用。模块在 rndI 服务 器中的文档管理数据库中。 读/写信号:HRW、HRDY 串断输出:HINT; HPI 模式选择 HPIENA/VDD 如图 3 “C54X 信号引脚”和”C548 信号引脚”。 5、DSP 硬件设计的几个主要问题: (1)总线控制方案 yf- f4- 06- cjy (2)boot loading (3)Har

18、dware wait_states (4)I/O 与中断设计 (5)Memory Map (6)串口工作方式与时序设计 (7)TAP 接口 3.10.4 TMS320C54X 的软件编程 1、DSP 编程工具与流程 DSP 的设计目标是进行数字信号处理,在硬件设计的基础上选择好一定的优化算法并 通过编程在 DSP 芯片上实现是 DSP 技术的核心内容。 对 DSP 进行编程, 目前最有效的语言 工具仍是 DSP 汇编语言,同时为方便用户用高级语言进行编程开发,也相继推出了 C 语言 编译器,ADa、Pascal 等编译器。 图 4 是 TMS C320C54X 软件开发流程,图中有阴影的部分是

19、通常开发的必需步骤,其 它可据需要选作,最后产生 COFF(Common Object File Format) 文件。 2、DSP 汇编语言编程 (1)DSP 汇编过程有以下几个步骤 a) 源程序的编写。将算法的详细实现过程用 DSP 指令系统的语句描述出来,其中 源程序一般包括:data、bss 和 text 三个基本组成内容。下面是一段程序例子,图 5 是 COFF 文件格式和 object file 在存储器中的分配情况。 2 * 3 * assemble an initialized table into data.* 4 * 5 0000 data 6 0000 0011 coef

20、f word 011h,022h,033h 0001 0022 0002 0033 7 * 8 * Reserve space in bss for a variable * 9 * 10 0000 bss buffer,10 11 * 12 * Still in .data. 13 * 14 0003 0123 ptr word 0123h 15 * 16 * Assemble code into the text section * 17 * 18 0000 text 19 0000 100f add: LD 0Fh,A 20 0001 f010 aloop: SUB #1,A 0002

21、0001 21 0003 f842 BC aloop,AGEQ 22 * 23 * Another initialized table into data * 24 * 25 0004 data 26 0004 00aa ivals .word 0AAh,0BBh,0CCh 0005 00bb 0006 00cc 27 * 28 * Define another section for more variables* yf- f4- 06- cjy 29 * 30 0000 var2 .userct “newvars”,1 31 0001 inbuf .userct “newvars”,7 3

22、2 * 33 * Assemble more code into text * 34 * 35 0005 text 36 0005 110a may: LD 0Ah,B 37 0006 f166 mloop: MPY #0Ah,B 0007 000a 38 0008 f868 BC mloop,BNOV 0009 0006 39 * 40 * Define a named section for int vectors * 41 * 42 0000 .sect “vectors” 43 0000 0011 .word 011h,033h 44 0001 0033 b) cmd 文件的编写。在使

23、用不同的 DSP 芯片时,我们还要根据不同芯片的内部存储器 情况,修改 cmd 文件,com 文件中的内容必须按照系统的存储器地址分配确定。C54X 系统 与 CMD 文件配置情况见图 6。 c) 编译与连接。通过对源程序(*.asm)的编译产生 COFF 目标文件(*.obj) ,再通过 连接产生可执行的 COFF 文件(*.out) ,就可以进行仿真和加载。编译与连接格式如下: 编译:asm 500input file object filelist file- option 连接:Link 500- optionfilcname,filenamen 3、DSP 开发系统仿真 Ti 提供了

24、 TMS320C54X 与 DSP 开发仿真环境,包括 Simulator 和 Emulator Simulator 是软件仿真器,它可仿真 54X 的全部指令、I/O 和主要外设功能,装入由汇编 器/连接器产生的目标代码后,可连接或单步运行,仿真观察各存储器、寄存器的内容,以 作汇编、编辑与修改等。 Emulator 是 PC 机插件形式的硬件仿真器及开发系统;它具有良好的用户界面,可作全 速的在线仿真。 yf- f4- 06- cjy EXP encoder MUX T register Sign ctr Sign ctr Multiplier(17 17) Fractional A(40

25、)B(40) MUX MUX Adder(40 ) ZER0 SAT ROUND Legend: A Accumulator A B Accumulator B C CB data bus D DB data bus M MAC unit P PB program bus S Barrel shifter T Tregister U ALU ALU(40) Sign ctr Sign ctr MUX COMP TRN TC MSW/LSW select Barrel shifter Sign ctr Memory and external interface Peripheral interf

26、ace ARAU0,ARAU1 AR0- AR7 ARP,BK,DP,SP ARAU0,ARAU1 AR0- AR7 ARP,BK,DP,SP Program address generation logic(PAGEN) Data address generation logic(DAGEN) System control interface PAB PB CAB CB DAB DB EAB EB X D A B T D A A P CD A B 0 A MU B A B T CD S B A CD A B S 图 2 TMS320 C54X 硬件结构 yf- f4- 06- cjy Ext

27、ernal Interfaces on the C542 D 15- 0 A 15- 0 PS D S IS R /W M STR B IQ STR B R EA D Y IA Q M SC R S X 1 X 2/C LK IN C L K O U T C LK M D 1- 3 M P/M C C N T H O LD H O LD A N M 1 IN T0- 3 IA C K X F B IO T O U T C LK X 0 D X 0 FSX 0 C LK R 0 D R 0 FSX 0 C LK X 1 D X 1 FSX 1 C LK R 1 D R 1 FSX 1 C 542

28、 External D M A interface External interrupt interface External flags Tim er output Buffered senal port TD M sernal port Clocks Reset D ata/address bus and control signals System control TMS320LC548 TQFP Tentative Pinout 01 02 03 04 05 06 07 08 09 10 11 12 13 14 15 16 17 18 19 20 21 22 23 24 25 26 2

29、7 28 29 30 31 32 33 34 35* 36* 1 4 4 1 4 3 1 4 2 1 4 1 1 4 0 1 3 9 1 3 8 1 3 7 1 3 6 1 3 5 1 3 4 1 3 3 1 3 2 1 3 1 1 3 0 1 2 9 1 2 8 1 2 7 1 2 6 1 2 4 1 2 3 1 2 2 1 2 1 1 2 0 1 1 9 1 1 8 1 1 7 1 1 6 1 1 5 1 1 4 1 1 3 1 1 2 1 1 1 1 1 0 1 0 9 1 2 5 PA C K A G E T O P V IE W 144PIN T Q FP 20x20x.1.4m m

30、 T M S320L C 548 108 107 106 105 104 103 102 101 100 99 98 97 96 95 94 93 92 91 90 89 88 87 86 85 84 83 82 81 80 79 78 77 76 75 74 73 3 7 3 8 3 9 4 0 4 1 4 2 4 3 4 4 4 5 4 6 4 7 4 8 4 9 5 0 5 1 5 2 5 3 5 4 5 5 5 6 5 7 5 8 5 9 6 0 6 1 6 2 6 3 6 4 6 5 6 6 6 7 6 8 6 9 7 0 7 1 7 2 C G N D B C L K R 1 H

31、C N T L 0 D G N D B C L K R 0 T C L K R B F S R 0 T F S R B D R 0 H C N T L 1 T D R B C L K X 0 T C L K X C G N D H I N T C V D D B F S X 0 T F S X H R D Y D V D D D G N D H D 0 B D X T D X I A C K H B I L N M I I N T 0 I N T 1 I N T 2 I N T 3 C V D D H D I C G N D X 1 B C L K D G N D D G N D D A 2

32、1 C V D D A 9 A 8 A 7 A 6 A 5 A 4 H D 6 A 2 A 0 D V D D H D S 2 D G N D H D S 1 C G N D C V D D H D 5 D I 5 D I 4 D I 3 H D 4 D I 2 D I 1 D I 0 D 9 D 8 D 7 D 6 D V D D C G N D P A 2 0 P A I 9 C V D D A 1 C G N D PA 22 C G N D D V D D A 10 H D 7 A 11 A 12 A 13 A 14 A 15 C V D D H A S_ D G N D C G N D

33、 C V D D H C S_ H R W _ R EA D Y PS_ D S_ IS_ R W _ M ST RB _ IO STR B _ M SC _ X F SH O LD A LA Q _ H O L D _ B IO _ M P/M C D V D D C G N D B D R 1 B FSR 1 R A 18 PA 17 D G N D PA 16 D 5 D 4 D 3 D 2 D 1 D 0 R S_ S2/C LK O U T X 1 D H 3 C L K O U T D G N D H PLEN A / V D D C V D D C G N D TM S TC K

34、 TR ST_ TD I TD O EM U 1 EM U 0 TO U T H D 2 N C C L K M D 3 C L K M D 2 C L K M D 1 D G N D D V D D B D X 1 B FSX 1 (*N ew Pin assignm ent com pare to LC 542) 图 3 C542 和 C548 的信号引脚 yf- f4- 06- cjy TMS320C54x Software Development Flow C soutce files C soutce files C compiler Assembler source Assemab

35、ler C soutce files COFF object files Linker Executable COFF file Mnemonic- to - algebraic translator utility Assembler source Library- build utility Assembler source Debugging tools Cross- reference lister Absolute lister Hex conversion utility FPROM programmer C54X Archiver Library of object files

36、Nacro library Archiver C soutce files Macro source files 图 4 TMS320 C54X 软件开发流程 yf- f4- 06- cjy 100f f010 0001 f842 0001 110a f166 000a f868 0006? Object Code 0011 0022 0033 0123 00aa 00bb 00cc 0011 0033 Nodata 10 words feserved No data eight words teserved Section text data vectors bss newvars Line

37、 Numbers 19 20 20 21 21 36 37 38 38 6 6 6 14 26 26 26 43 44 10 30 31 bass data RAM EEPROM BOM Object FileTarget Memory Introduction to Common Object File Format 图 5 COFF 文件及 Object File 在存储器中的分配 Example System Program Memory EPROM code 8000 FFFF 慍 54 X SRAM Var 4000 6000 EPROM const A0000 8000 e x a

38、 m p l e 1 .o b j -0 e x a m p 1 e 1 .o u t -m e x a m p 1 e 1 .m a p M E M O R Y P a g e 0 : / * P r o g r a m * / E P R O M : o r g = 8 0 0 0 h ,le n = 8 0 0 0 h p a g e 1 : / * D a ta * / S R A M : o r g = 4 0 0 0 h ,l e n = 2 0 0 0 h D E P R O M : o r g = 8 0 0 0 h ,l e n = 2 0 0 0 h S E C T I O

39、 N S .t e x t : E P R O M P A G E 0 .d a ta : D E P R O M P A G E 1 .b s s : S R A M P A G E 1 图 6 C54X 系统与 CMD 文件配置 yf- f4- 06- cjy 硬件 EMC 设计规范 引言: 本规范只简绍 EMC 的主要原则与结论, 为硬件工程师们在开发设计中抛砖引 玉。 电磁干扰的三要素是干扰源、干扰传输途径、干扰接收器。EMC 就围绕这些 问题进行研究。最基本的干扰抑制技术是屏蔽、滤波、接地。它们主要用来切断 干扰的传输途径。 广义的电磁兼容控制技术包括抑制干扰源的发射和提高干扰接 收

40、器的敏感度,但已延伸到其他学科领域。 本规范重点在单板的 EMC 设计上,附带一些必须的 EMC 知识及法则。在印制 电路板设计阶段对电磁兼容考虑将减少电路在样机中发生电磁干扰。 问题的种类 包括公共阻抗耦合、串扰、高频载流导线产生的辐射和通过由互连布线和印制线 形成的回路拾取噪声等。 在高速逻辑电路里,这类问题特别脆弱,原因很多: 1、电源与地线的阻抗随频率增加而增加,公共阻抗耦合的发生比较频繁; 2、信号频率较高,通过寄生电容耦合到步线较有效,串扰发生更容易; 3、信号回路尺寸与时钟频率及其谐波的波长相比拟,辐射更加显著。 4、引起信号线路反射的阻抗不匹配问题。 一、总体概念及考虑 1、五

41、一五规则,即时钟频率到 5MHz 或脉冲上升时间小于 5ns,则 PCB 板须 采用多层板。 2、不同电源平面不能重叠。 3、公共阻抗耦合问题。 模型: ZS1 ZL1 ZS2 ZL2 I1 I2 ZG I1I2 VN1,2 VS1 VS2 yf- f4- 06- cjy VN1I2ZG为电源 I2流经地平面阻抗 ZG而在 1 号电路感应的噪声电压。 由于地平面电流可能由多个源产生, 感应噪声可能高过模电的灵敏度或数电 的抗扰度。 解决办法: 模拟与数字电路应有各自的回路,最后单点接地; 电源线与回线越宽越好; 缩短印制线长度; 电源分配系统去耦。 4、减小环路面积及两环路的交链面积。 5、一

42、个重要思想是:PCB 上的 EMC 主要取决于直流电源线的 Z 0 C,好的滤波,L0,减小发射及敏感。 Z0L/C377(d/w) (r/r),如果 模型: 屏蔽效能 SE(dB)反射损耗 R(dB)吸收损耗 A(dB) 高频射频屏蔽的关键是反射,吸收是低频磁场屏蔽的关键机理。 入射 反射 发射 屏蔽材料 吸收区域 低频数字 I/O 中继/低速 逻辑电路 时钟 低频模拟 I/O 带状电缆连接器 摸数转换器 数模转换器 存储器 yf- f4- 06- cjy 2、工作频率低于 1MHz 时,噪声一般由电场或磁场引起,(磁场引起时干扰, 一般在几百赫兹以内),1MHz 以上,考虑电磁干扰。单板上

43、的屏蔽实体 包括变压器、传感器、放大器、DC/DC 模块等。更大的涉及单板间、子 架、机架的屏蔽。 3、静电屏蔽不要求屏蔽体是封闭的,只要求高电导率材料和接地两点。电 磁屏蔽不要求接地,但要求感应电流在上有通路,故必须闭合。磁屏蔽 要求高磁导率的材料做封闭的屏蔽体,为了让涡流产生的磁通和干扰产 生的磁通相消达到吸收的目的,对材料有厚度的要求。高频情况下,三 者可以统一,即用高电导率材料(如铜)封闭并接地。 4、对低频,高电导率的材料吸收衰减少,对磁场屏蔽效果不好,需采用高 磁导率的材料(如镀锌铁)。 5、磁场屏蔽还取决于厚度、几何形状、孔洞的最大线性尺寸。 6、磁耦合感应的噪声电压 UNjwB

44、.A.cosojwM.I1,(A 为电路 2 闭合环路 时面积;B 为磁通密度;M 为互感;I1为干扰电路的电流。降低噪声电压, 有两个途径,对接收电路而言,B、A 和 COS0 必须减小;对干扰源而言, M 和 I1必须减小。双绞线是个很好例子。它大大减小电路的环路面积, 并同时在绞合的另一根芯线上产生相反的电动势。 7、防止电磁泄露的经验公式:缝隙尺寸 i1,o=temp1); U2:and2 PORT MAP(i0=i0,i1=temp0,o=temp2); U3:or2 PORT MAP(i0=temp1,i1=temp2,o=y); END mux2_arch; 其中,mux2_ar

45、ch 为结构体名,可由用户自行定义,mux2 为实体名。关键词 ARCHITECTURE 和 BEGIN 之间的区域为变量说明区,中间信号变量、元件及常量等可在该区中定义,上例中 定义了三个中间信号变量 temp0-temp3,它们均为 std_logic 的标准逻辑数据类型。该区中 还定义了两个元件 and2 和 or2,用于构造实体 mux2。and2 和 or2 均有三个信号端,i1、i2 为两个信号输入端,o 为信号输出端,它们均为 std_logic 类型。BEGIN 与 END 之间的部分 为结构型结构体描述部分,它给出了构成实体 mux2 的各个元件的具体连接与装配关系,即 实体

46、的结构。 3、配置(configuration) : 由于一个实体可有多个结构体, 所以在给定的仿真中, 对于某实体选用哪一个结构体须 由配置语句给予说明,如下例: yf- f4- 06- cjy CONFIGURATION mux2_config OF mux2 IS FOR mux2_behav END FOR; END mux2_config; 该例指定对实体 mux2 采用行为型结构体 mux2_behav, 其中 mux2_config 为用户定义的配置 体名称。 4、属性(attribute) : 属性是附到 VHDL 对象上的数据或者是有关 VHDL 对象的预定义数据, 如在 FPGA 设计中, 可通过属性定义某信号的 pin number。 5、进程(process) : 进程是 VHDL 中最重要最基本的概念之一, 在 VHDL 中进程是基本的执行单元, 仿真时将 把所C www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.PLC www.P

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:文库网官方知乎号:文库网

经营许可证编号: 粤ICP备2021046453号世界地图

文库网官网©版权所有2025营业执照举报