收藏 分享(赏)

数字电路:全加器比较器ppt课件.ppt

上传人:小陳 文档编号:3105155 上传时间:2020-12-01 格式:PPT 页数:24 大小:1.18MB
下载 相关 举报
数字电路:全加器比较器ppt课件.ppt_第1页
第1页 / 共24页
数字电路:全加器比较器ppt课件.ppt_第2页
第2页 / 共24页
数字电路:全加器比较器ppt课件.ppt_第3页
第3页 / 共24页
数字电路:全加器比较器ppt课件.ppt_第4页
第4页 / 共24页
数字电路:全加器比较器ppt课件.ppt_第5页
第5页 / 共24页
亲,该文档总共24页,到这儿已超出免费预览范围,如果喜欢就下载吧!
资源描述

1、1 4.2 二进制运算电路 1 半加器和全加器的运算逻辑 半加器 全加器 2 集成多位加法器芯片 串行进位加法运算 超前进位集成4位加法器74LS283 全加器的应用 2 分为不考虑低位来的进位和考虑低位进位两种情况 半加器全加器 两个1 位二进制数相加的过程 3 不考虑低位进位,将两个1位二进制数A、B相加的逻辑运算 半加器的真值表 逻辑表达式 逻辑图 1 0 0 0 C 011 110 101 000 SBA 半加器的真值表 C = AB 1. 半加器(Half Adder) 1-2 半加器和全加器 4 111 011 101 001 110 010 100 11 10 10 01 10

2、01 01 00000 CiSiCi-1BiAi 全加器真值表 全加器进行加数、被加数和低位来的进位信号的相加 2. 全加器(Full Adder) 5 逻辑图 全加器逻辑图与实现电路 实现电路 6 两个半加器构成一个全加器 7 1 1 0 1 1 0 0 1 + 0 1 1 0 1 0 0 1 1 两个二进制数相加时,也分为不考虑低 位来的进位和考虑低位进位两种情况。 同时必须考虑各个位的进位 两个4 位二进制数相加的过程 8 3 集成多位加法器芯片 1.串行进位加法器-采用四个1位全加器组成 在电路上如何实现两个四位二进制数相加? A3 A2 A1 A0 + B3 B2 B1 B0 低位的

3、进位信号送给邻近高位作为输入信号 任一位的加法运算必须在低一位的运算完成之后才能进行 串行进位加法器运算速度不高。 9 2. 超前进位集成4位加法器74LS283 74LS283逻辑框图 74LS283引脚图 10 进位输入是由专门的“进位逻辑门”来提供 超前进位加法器使每位的进位直接由加数和被加数 产生,而无需等待低位的进位信号 3. 超前进位加法原理 该门综合所有低位的加数、被加数及最低位进位输入 11 74LS283逻辑图 12 3. 超前进位加法器74LS283的应用 例1 用两片74LS283构成一个8位二进制数加法器 在片内是超前进位,而片与片之间是串行进位。 13 8421码输入

4、 余3码输出 1 10 0 例2 用74LS283构成8421BCD码转换为余3码的码 制转换电路 8421码余3码 0000 0001 0010 0011 0100 0101 +0011 +0011 +0011 CO 14 补码和反码的关系式 : N补=N反+1。 a) 反码和补码 这里只讨论数值码,不包括符号位 原码 自然二进制码 反码 将原码中的所有0变为1,所有1变为0后的代码。 反码与原码的一般关系式:N反=(2n 1)N原 补码 N补=2n N原 原码:0 0 0 1 0 1 反码:1 1 1 0 1 0 1 1 1 1 1 1 补码:1 1 1 0 1 1 例3* 利用加法器完成

5、减法运算 15 b) 加补码完成减法运算 1)AB 0的情况。 1 0 1 0 0 0 0 1 0 0 补码和反码的关系式 : N补=N反+1 进位反相 借位 2)AB 0的情况。 0 1 1 0 0 借位 1 1 1 0 0 进位反相 0 1 0 1 - 0 0 0 1 0 1 0 0 0 0 0 1 - 0 1 0 1 - 0 1 0 0 结果表明,在AB 0时 ,借位信号为0,所得的差 就是差的原码。 在AB BFABIABFA B3HLL A3 B2HLL A3 = B3A2 B1HLL A3 = B3A2 = B2A1 B0HLL A3 = B3A2 = B2A1 = B1A0 B0

6、LHL A3 = B3A2 = B2A1 = B1A0 = B0HLLHLL A3 = B3A2 = B2A1 = B1A0 = B0LHLLHL A3 = B3A2 = B2A1 = B1A0 = B0HLLH A3 = B3A2 = B2A1 = B1A0 = B0HHLLLL A3 = B3A2 = B2A1 = B1A0 = B0LLLHHL 74LS85功能表 22 用两片7485组成8位数值比较器(串联扩展方式) 低位片 高位片 低四位高四位 输出 在位数较多或比较速度有要求时应采取并联方式 4. 集成数值比较器的位数扩展(串联方式) 23 B3A3B0A0B7A7B4A4B11A11B8A8B15A15B12A12 输出 5. 用74LS85组成16位数值比较器(并联扩展方式) 24 补充题:下图中若A、B、C、D、E分别为表决 按钮,试分析电路功能。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 应用文书 > PPT文档

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:文库网官方知乎号:文库网

经营许可证编号: 粤ICP备2021046453号世界地图

文库网官网©版权所有2025营业执照举报