收藏 分享(赏)

2004年04月自学考试02318《计算机组成原理》历年真题.doc

上传人:知识的力量 文档编号:8582069 上传时间:2022-10-10 格式:DOC 页数:3 大小:74.04KB
下载 相关 举报
2004年04月自学考试02318《计算机组成原理》历年真题.doc_第1页
第1页 / 共3页
2004年04月自学考试02318《计算机组成原理》历年真题.doc_第2页
第2页 / 共3页
2004年04月自学考试02318《计算机组成原理》历年真题.doc_第3页
第3页 / 共3页
亲,该文档总共3页,全部预览完了,如果喜欢就下载吧!
资源描述

1、全国2004年4月高等教育自学考试计算机组成原理试题课程代码:02318一、单项选择题(本大题共15小题,每小题1分,共15分)在每小题列出的四个备选项中只有一个是符合题目要求的,请将其代码填写在题后的括号内。错选、多选或未选均无分。1.若二进制数为1111.101,则相应的十进制数为( )。A.15.625 B.15.5C.14.625 D. 14.52.在下列设备中,属于图形输入设备的是( )。A.键盘 B.条形码阅读机C.数字化仪 D.显示器3.磁表面存储器记录信息是利用磁性材料的( )。A.磁滞回归线特性 B.磁场渗透特性C.磁场分布特性 D.磁场吸引力特性4.系统级的总线是用来连接(

2、 )。A.CPU内部的运算器和寄存器 B.主机系统板上的所有部件C.主机系统板上的各个芯片 D.系统中的各个功能模块或设备5.在微程序控制中,把操作控制信号编成( )。A.微指令 B.微地址C.操作码 D.程序6.从一条指令的启动到下一条指令的启动的间隔时间称为( )。A.时钟周期 B.机器周期C.工作周期 D.指令周期7.假设寄存器R中的数为200,主存地址为200和300的存储单元中存放的内容分别是300和400,若访问到的操作数为200,则所采用的寻址方式为( )。A.立即寻址#200 B.寄存器间接寻址(R)C.存储器间接寻址(200) D.直接寻址2008.表示主存容量的常用单位为(

3、 )。A.数据块数 B.字节数C.扇区数 D.记录项数9.已知一个8位寄存器的数值为11001011,将该寄存器逻辑左移一位后,结果为( )。A.01100101 B.10010111C.01100111 D.1001011010.多位二进制加法器中每一位的进位传播信号P为( )。A.Xi+Yi B.XiYiC.Xi+Yi+Ci D.XiYiCi11.存储器的随机访问方式是指( )。A.可随意访问存储器B.按随机文件访问存储器C.可对存储器进行读出与写入D.可按地址访问存储器任一编址单元,其访问时间相同且与地址无关12.定点小数反码x反=x0x1xn表示的数值范围是( )。A.-1+2-nx1

4、-2-n B.-1+2-nx1-2-nC.-1+2-nx1-2-n D.-1+2-nx1-2-n13.设有二进制数x=1101101,若采用8位二进制数表示,则x补=( )。A.11101101 B.10010011C.00010011 D.1001001014.反映计算机基本功能的是( )。A.操作系统 B.系统软件C.指令系统 D.数据库系统15.总线从设备是( )。A.掌握总线控制权的设备 B.申请作为从设备的设备C.被主设备访问的设备 D.总线裁决部件二、名词解释题(本大题共5小题,每小题2分,共10分)16.总线的同步通信方式17.统一编址18.ALU19.溢出20.垂直型微指令三、

5、改错题(本大题共5小题,每小题2分,共10分)针对各小题的题意,改正其结论中的错误,或补充其不足。21.在一条微指令中,顺序控制部分的作用是发出指挥全机工作的控制信号。22.转移指令执行结束后,目标地址可放在任意寄存器中。23.总线周期是指:任意总线设备为获取总线控制权而等待的时间与占用总线的时间之和。24.硬盘的存储容量常用GB表示,1GB=1000MB。25.通道就是一组输入输出传送线。四、简答题(本大题共6小题,每小题5分,共30分)26.何谓虚拟存储器?其主要好处是什么?27.堆栈有哪两种基本操作?它们的含义是什么?28.与硬连线控制器相比,微程序控制器有哪些优缺点?29.串行总线和并

6、行总线有何区别?各适用于什么场合?30.主机与外围设备之间信息传送的控制方式有哪几种?采用哪种方式CPU效率最低?31.试比较中断方式与DMA方式的主要异同,并指出它们各自应用在什么性质的场合。五、计算题(本大题共1小题,10分)32.用原码的乘法方法进行01100101的四位乘法。要求写出每一步运算过程及运算结果。六、设计题(本大题共2小题,第33小题15分,第34小题10分,共25分)33.用2K16位/片的SRAM存储器芯片设计一个8K32位的存储器,已知地址总线为A15A0(低),数据总线D31D0(低),为读写控制信号。请画出该存储器芯片级逻辑图,注明各种信号线,列出片选信号逻辑式。34.单总线CPU结构图如下,其中有运算部件ALU、寄存器Y和Z、通用寄存器R0R3、指令寄存器IR、程序计数器PC、主存地址寄存器MAR和主存数据寄存器MDR等部件,试拟出加法指令ADD R1,B(R2)的读取和执行流程。其中R1表示目的寻址为寄存器寻址;B(R2)表示源寻址为变址寻址,B是偏移量,R2是变址寄存器。

展开阅读全文
相关资源
相关搜索

当前位置:首页 > 办公文档 > 工作计划

本站链接:文库   一言   我酷   合作


客服QQ:2549714901微博号:文库网官方知乎号:文库网

经营许可证编号: 粤ICP备2021046453号世界地图

文库网官网©版权所有2025营业执照举报